武漢光谷薄膜前面說了集成電路微控制器測試隨機存取掃描?今天我們了解下集成電路微控制器測試減少干擾掃描路徑方法掃描方法及其相關(guān)技術(shù)在全局結(jié)構(gòu)化測試中具有的優(yōu)勢?
首先采用這種方法會增加產(chǎn)品的成本?同時也會因為較長的測試時序而增加測試時間?從而影響產(chǎn)品的批量生產(chǎn)?
此外?基于掃描設(shè)計的方法還需要額外的邏輯來實現(xiàn)自動將掃描鏈集成到設(shè)計中?這也需要昂貴的CAE工具費用?
因此?盡管許多掃描設(shè)計方法如針對性可測性設(shè)計原則被廣泛討論和熟知?但并未得到廣泛應(yīng)用?
基于這些原因?可以得出一個結(jié)論¦全結(jié)構(gòu)化方法雖然可行?但并非必要。這導致了減少干擾掃描路徑方法的出現(xiàn)?使用這種方法?電路中的關(guān)鍵控制和觀察點可以被唯一地確認?并通過使用一個可測性單元(“測試單元”)進行控制和觀察?
然后?這些測試單元串行連接起來?類似于掃描鏈?從而允許在測試狀態(tài)下電路中關(guān)鍵單元節(jié)點之間的信息傳遞?與全掃描技術(shù)相比?使用這種方法只需增加很少的I/O端和芯片費用?
減少干擾掃描路徑方法無需引入門延時即可達到其他可測性設(shè)計方法所能達到的效率?這一點在實際電路中已經(jīng)得到了驗證?
武漢光谷薄膜關(guān)于集成電路掃描設(shè)計技術(shù)就先到此為止了?后續(xù)我們會更新關(guān)于集成電路內(nèi)建自測試技術(shù)文章?歡迎大家交流指導?